智慧树知到数字电子技术(山东联盟-山东华宇工学院)-智慧树-知到-题库零氪期末考试答案

日期:2022-12-02 09:19:58

第一章测试

1、以下表达式中符合逻辑运算法则的是( )
    A、C·C=C2
    B、1+1=10
    C、0<1
    D、A+1=1

2、1+1=( )
    A、0
    B、1
    C、10
    D、01

3、下列几种说法中与BCD码的性质不符的是( )
    A、一组四位二进制数组成的码只能表示一位十进制数
    B、BCD码是一种从0000~1111中人为选定十个的代码
    C、BCD码是一组四位二进制数,能表示十六以内的任何一个十进制数
    D、BCD码有多种

4、反码是 (11011101),对应的十进制数是( )
    A、-93
    B、-35
    C、-34
    D、-24

5、逻辑代数又称为布尔代数。

6、最简与或式的标准有两个,即 与项数最少 、 每个与项中变量数最少 。( )

7、十进制数转换到二进制数时小数部分采用的方法是( )
    A、除2取余法2
    B、乘2取整法
    C、除10取余法
    D、乘10取整法

8、下列逻辑函数属于与非式的是( )
    A、A
    B、B
    C、C
    D、D

9、以下代码中为无权码的为 ( )。
    A、8421BCD码
    B、5421BCD码
    C、余三码
    D、格雷码

10、下列四个数中,与十进制数(163)10不相等的是( )
    A、(A3)16
    B、(10100011)2
    C、(000101100011)8421BCD
    D、(203)8

11、函数F,用卡诺图化简,其卡诺图如下是否正确( )

12、.函数F,化简的最简与-或表达式是否正确( )。

13、与非门是基本逻辑门电路。

14、A+A=2A。

15、已知某电路的真值表如下,该电路的逻辑表达式为( )。
    A、Y=C
    B、Y=ABC
    C、Y=AB+C

第二章测试

1、1.TTL集成门电路是有双极型三极管组成的

2、2.TTL输出级采用了什么结构
    A、达林顿结构
    B、放大结构
    C、三极管串并联结构
    D、三极管串联结构

3、3.TTL集成门电路输入级实现与的逻辑功能

4、4.集成开路与非门电路也叫作OC门

5、5.CMOS集成电路中的场效应管是什么类型的?
    A、耗尽型
    B、增强型
    C、一个增强型一个耗尽型

6、6.CMOS门电路突出的优点是功耗小,抗干扰能力强

7、7.CMOS集成门电路闲置输入端应与使用输入端并联

8、8.在CMOS集成电路中为了保证管子的电流不超过允许值应在输出端与电容之间串接一个()
    A、电抗器
    B、电容
    C、电阻

9、9.二极管与门电路中输入端均为高电平时输出为()
    A、低电平
    B、高电平
    C、0

10、10.由于非门的输出信号与输入的反相,所以非门也称为反相器

11、11.集成门电路中的开关元件主要有MOS管、二极管和三极管

12、12.CMOS管的噪声容限比较低

13、13.TTL集成电路在使用过程中对于闲置的输入端一般不悬空,目的是为了减少干扰。

14、14.TTL电路驱动CMOS电路时主要考虑电流驱动是否匹配的问题。

15、对于与门和与非门,闲置输入端应接正电源或高电平

第三章测试

1、以下错误的是( )
    A、数字比较器可以比较数字大小
    B、实现两个一位二进制数相加的电路叫全加器
    C、实现两个一位二进制数和来自低位的进位相加的电路叫全加器
    D、编码器可分为普通全加器和优先编码器

2、在下列逻辑电路中,不是组合逻辑电路的有( )。
    A、译码器
    B、编码器
    C、全加器
    D、寄存器

3、电路的输出态不仅与当前输入信号有关,还与前一时刻的电路状态有关,这种电路为( )。
    A、组合电路
    B、时序电路

4、若在编码器中有50个编码对象,则输出二进制代码位数至少需要( )位。
    A、5
    B、6
    C、10
    D、50

5、一个译码器若有100个译码输出端,则译码输入端至少有( )个。
    A、5
    B、6
    C、7
    D、8

6、引起组合逻辑电路中竞争与冒险的原因是
    A、逻辑关系错
    B、干扰信号
    C、电路延时
    D、电源不稳定

7、能实现并-串转换的是( )。
    A、数值比较器
    B、译码器
    C、数据选择器
    D、数据分配器

8、欲设计一个3位无符号数乘法器(即3×3),需要( )位输入及( )位输出信号。
    A、3,6
    B、6,3
    C、3,3
    D、6,6

9、在二——十进制译码器中,未使用的输入编码应做约束项处理。

10、编码器在任何时刻只能对一个输入信号进行编码。

11、优先编码器的输入信号是相互排斥的,不容许多个编码信号同时有效。

12、有竞争必然有冒险,有冒险也必然有竞争。

13、共阴发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。

14、3位二进制编码器是3位输入、8位输出。

15、串行进位加法器的优点是电路简单、连接方便,而且运算速度快。

第四章测试

1、各触发器的信号来源不同的计数器称为同步计数器。

2、同步触发器存在空翻现象,而边沿触发器也存在空翻。

3、触发器是由逻辑门电路组成,所以它的功能特点是( )
    A、和逻辑门电路功能相同
    B、它有记忆功能
    C、没有记忆功能
    D、全部是由门电路组成的

4、下列触发器中,不能用于移位寄存器的是( )。
    A、D触发器
    B、JK触发器
    C、基本RS触发器
    D、T触发器

5、下列几种触发器中,哪种触发器的逻辑功能最灵活( )
    A、D
    B、JK
    C、T
    D、RS

6、要使JK触发器的状态和当前状态相反,所加激励信号J和K 应该是( )
    A、00
    B、01
    C、10
    D、11

7、对于同步触发的D型触发器,要使输出为1 ,则输入信号D满足( )
    A、D=1
    B、D=0
    C、D=0或D=1
    D、不确定

8、对于D触发器,欲使Qn+1=Qn,应使输入D=( )
    A、0
    B、1
    C、Q
    D、不确定

9、设计一个3进制计数器可用2个触发器实现。

10、构成一个5进制计数器需要5个触发器

11、.三态门输出为高阻时,其输出线上电压为高电平

12、16个触发器构成计数器,该计数器可能的最大计数模值是 32

13、组合逻辑电路通常由触发器组合而成。

14、触发器具有两种状态,当Q=1时触发器处于1态

15、要使JK触发器的状态由0转为1,所加激励信号JK应为00

第五章测试

1、设计一个同步七进制加法计数器需要选择()个触发器。
    A、7
    B、6
    C、3
    D、2

2、时序逻辑电路的分类原则是根据触发器的种类来区分的。

3、同步时序逻辑电路是由同一个脉冲触发的。

4、同步时序逻辑电路进入无效状态时,能够自动返回有效状态。

5、在分析同步时序逻辑电路是如果没有给出初始状态时,可以人为假定一个状态。

6、可以根据()和输出方程画出逻辑图。
    A、时钟方程
    B、状态方程
    C、特征方程
    D、驱动方程

7、设计一个同步五进制加法器,应该有几种不同的状态?
    A、3
    B、4
    C、5
    D、6

8、时序逻辑电路的输出仅与输入有关系。

9、图示电路的功能为( )。
    A、并行寄存器
    B、移位寄存器
    C、计数器
    D、序列信号发生器

10、由3级触发器构成的环形和扭环形计数器的计数模值依次为( )。
    A、8和8
    B、6和3
    C、6和8
    D、3和6

11、现欲将一个数据串延时4个CP的时间,则最简单的办法采用( )。
    A、4位并行寄存器
    B、4位移位寄存器
    C、4进制计数器
    D、4位加法器

12、把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。

13、要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194(不带反馈逻辑)来实现,需要( )片。
    A、3
    B、4
    C、5
    D、10

14、十进制计数器最高位输出的频率是输入CP脉冲频率的( )。
    A、1/4
    B、1/5
    C、1/8
    D、1/10

15、某电视机水平—垂直扫描发生器需要一个分频器将31500Hz的脉冲转换为60Hz的脉冲,欲构成此分频器至少需要( )个触发器。
    A、10
    B、60
    C、525
    D、31500

第六章测试

1、TTL单定时器型号的最后几位数字为( )
    A、555
    B、556
    C、7555
    D、7556

2、多谐振荡器可产生( )。
    A、正弦波
    B、矩形脉冲
    C、三角波
    D、锯齿波

3、石英晶体多谐振荡器的突出优点是( )。
    A、速度高
    B、电路简单
    C、振荡频率稳定
    D、输出波形边沿陡峭

4、施密特触发器可用于将三角波变换成正弦波。

5、单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。

6、为方便地构成单稳态触发器,应采用( )
    A、DAC
    B、ADC
    C、施密特触发器
    D、JK触发器

7、单稳态触发器的暂稳态维持时间用tw表示,与电路中RC成正比。

8、多谐振荡器的输出信号的周期与阻容元件的参数成正比。( )

9、施密特触发器具有回差现象,又称电压滞后特性。

10、某单稳态触发器在无外触发信号时输出为0态,在外加触发信号时,输出跳变为1态,因此,其稳态为( ) 态,暂稳态为( )态。
    A、0,0
    B、1,1
    C、1,0
    D、0,1

11、以下不是常见的脉冲产生与整形电路的是( )
    A、多谐振荡器
    B、单稳态触发器
    C、施密特触发器
    D、触发器

12、为了实现高的频率稳定度,常采用( )
    A、多谐振荡器
    B、施密特触发器
    C、石英晶体振荡器
    D、单稳态触发器

13、占空比q 是指矩形波低电平持续时间与其周期 之比。

14、是由555定时器构成的( ),它可将缓慢变化的输入信号变换为矩形。由于存在回差电压,所以该电路的抗干扰能力提高了。
    A、施密特触发器
    B、单稳态触发器
    C、多谐振荡器
    D、石英晶体振荡器

15、微分电路是一种能够将输入的矩形脉冲变换为正负尖脉冲的波形变换电路。

第七章测试

1、最小输出电压和最大输出电压之比叫做分辨率,它取决于D/A转换器的位数。

2、分辨率以二进制代码表示,位数越多分辨率越低。

3、D/A转换器的种类很多,根据位权网络的不同,可分为权电阻网络D/A转换器、T型和倒T型网络D/A转换器、权电流型D/A转换器、权电容网络D/A转换器等。

4、D/A转换器可以认为是一种( )电路,它能将( )信号转换为( )信号。
    A、译码 模拟 数字
    B、编码 数字 模拟
    C、译码 数字 模拟
    D、编码 模拟 数字

5、8位倒T型电阻网络D/A转换器,设UREF=-10V,RF=R,则最小输出电压为( )V。
    A、10/64
    B、10/128
    C、10/256
    D、10/512

6、D/A转换器的主要技术参数中,非线性误差是由运算放大器的零点漂移造成的。

7、集成D/A转换器DAC0832的分辨率为( )位。
    A、4
    B、8
    C、16
    D、32

8、并联比较型A/D转换器不可缺少的组成部分是( )。
    A、计数器
    B、D/A转换器
    C、编码器
    D、积分器

9、双积分型A/D转换器输出的数字量与输入模拟量的关系为( )。
    A、正比
    B、反比
    C、平方
    D、无关

10、在A/D转换器中,输出数字量位数越多,量化误差越小。

11、双积分型ADC的缺点是( )。
    A、转换速度较慢
    B、转换时间不固定
    C、对元件稳定性要求较高
    D、电路较复杂

12、电压比较器相当于1位A/D转换器。

13、通常量化的方式有只舍不入和有舍有入两种方式。

14、将取样—保持输出的阶梯离散电平,都统一归并到最邻近的指定电平上的过程称为( )。
    A、取样
    B、保持
    C、量化
    D、编码

15、ADC0809的分辨率为( )位。
    A、6
    B、8
    C、4
    D、2

第八章测试

1、若RAM的地址码有8位,行、列地址译码器的输入端都为4个,则它们的输出线(即字线加位线)共有 ( ) 条。
    A、4
    B、8
    C、16
    D、32

2、欲将容量为256×1的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输入端数为( )
    A、4
    B、2
    C、3
    D、8

3、只读存储器ROM的功能是____________。
    A、只能读出存储器的内容且断电后仍保持;
    B、只能将信息写入存储器;
    C、可以随机读出或写入信息;
    D、只能读出存储器的内容且断电后信息全丢失

4、用1K×1位的RAM扩展成4K×2位应增加地址线( )根
    A、1
    B、2
    C、3
    D、4

5、存储周期是指(  )。
    A、存储器的读出时间
    B、存储器的写入时间
    C、存储器进行连续读和写操作所允许的最短时间间隔
    D、存储器进行连续写操作所允许的最短时间间隔

6、和外存储器相比,内存储器的特点是(  )。
    A、容量大,速度快,成本低
    B、容量大,速度慢,成本高
    C、容量小,速度快,成本高
    D、容量小,速度快,成本低

7、某计算机字长16位,它的存储容量64K,若按字编址,那么它的寻址范围是(  )
    A、0~64K
    B、0~32K
    C、0~64KB
    D、0~32KB

8、采用虚拟存储器的主要目的是(  )
    A、扩大主存储器的存储空间,并能进行自动管理和调度
    B、提高外存储器的存取速度
    C、扩大外存储器的存储空间
    D、提高存储器的存取速度

9、若SRAM芯片容量为2M*8bit,则该芯片引脚中地址线和数据线的数目之和是( )
    A、21
    B、29
    C、18
    D、不可估计

10、若RAM中每个单元为16位,则下面所述正确的是( )
    A、地址线也是16位
    B、地址线与16位无关
    C、地址线与16位有关
    D、地址线不得少于16

11、下面所叙述不正确的是( )
    A、随机存储器可以随时存取信息,掉电后信息丢失
    B、访问随机存储器时,访问时间与单元的物理位置无关
    C、内存中存储的信息均是不可改变的
    D、随机存储器和制度存储器可以统一编址

12、RAM和ROM的主要区别是( )
    A、断电后,ROM内保存的信息会丢失,RAM则可长期保存而不会丢失
    B、断电后,RAM内保存的信息会丢失,ROM则可长期保存而不会丢失
    C、ROM是外存,RAM是内
    D、RAM是外存,ROM是内

13、SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为( )
    A、64 16
    B、16 16
    C、64 8
    D、16 64

14、以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最 高的是( )
    A、DRAM
    B、SRAM
    C、FLASH ROM
    D、EPROM

15、EEPROM是指( )
    A、读写存储器
    B、只读存储器
    C、闪速存储器
    D、电编程只读存储器

第九章测试

1、PAL是指( )
    A、可编程逻辑阵列
    B、可编程阵列逻辑
    C、通用阵列逻辑
    D、只读存储器

2、当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于( )
    A、组合逻辑电路
    B、时序逻辑电路
    C、存储器
    D、数模转换器

3、全场可编程(与、或阵列皆可编程)的可编程逻辑器件有 ( ) 。
    A、PAL
    B、GAL
    C、PROM
    D、PLA

4、GAL16V8的最多输入输出端个数为( )
    A、8输入8输出
    B、10输入10输出
    C、16输入8输出
    D、16输入1输出

5、RAM的地址码有8位,行、列地址译码器输入端都为4个,它们的字线加位线共有( )条。
    A、8
    B、16
    C、32
    D、256

6、随机存取存储器具有( )功能。
    A、读/写
    B、无读/写
    C、只读
    D、只写

7、只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容( )
    A、全部改变
    B、全部为0
    C、不可预料
    D、保持不变

8、PROM的与陈列(地址译码器)是 ( )
    A、全译码可编程阵列
    B、全译码不可编程阵列
    C、非全译码不可编程阵列
    D、非全译码可编程阵列

9、随机存取存储器RAM中的内容,当电源断掉后又接通,存储器中的内容( )
    A、全部改变
    B、全部为1
    C、不确定
    D、保持不变

10、PROM不仅可以读,也可以写(编程),则它的功能与RAM相同。

11、PAL的每个与项都一定是最小项。

12、PLA的与门阵列是可编程的,或门阵列是固定的。

13、PAL和GAL都是与阵列可编程、或阵列固定。

14、PAL的输出电路是固定的,不可编程,所以它的型号很多。

15、GAL的型号虽然很少,但却能取代大多数PAL芯片。